Show simple item record

dc.creatorKorpys, Ricardo Andrés
dc.creatorGarassino, Sergio Alberto
dc.creatorKolodziej, Javier Ernesto
dc.date.accessioned2023-01-08T16:34:53Z
dc.date.available2023-01-08T16:34:53Z
dc.date.issued2017-07-24
dc.identifier.citationKorpys, R. A., Garassino, S. A., y Kolodziej, J. E. (2017). Transformando un microprocesador simple en una máquina de procesamiento de eventos simultáneos organizados por tabla. Jornadas de Investigación, Desarrollo Tecnológico, Extensión, Vinculación y Muestra de la Producción (29 de agosto al 1 de septiembre: Oberá, Misiones). Oberá: UNaM. FI; (1), pp. 1-6.es_AR
dc.identifier.otherCCPI-FI-A-019
dc.identifier.other9012
dc.identifier.urihttps://hdl.handle.net/20.500.12219/4173
dc.descriptionFil: Korpys, Ricardo Andrés. Universidad Nacional de Misiones. Facultad de Ingeniería; Argentina.es_AR
dc.descriptionFil: Garassino, Sergio Alberto. Universidad Nacional de Misiones. Facultad de Ingeniería; Argentina.es_AR
dc.descriptionFil: Kolodziej, Javier Ernesto. Universidad Nacional de Misiones. Facultad de Ingeniería; Argentina.es_AR
dc.description.abstractSe propone en este trabajo una evolución en cuanto a una visión secuencial para la resolución de un estadio secuencial de eventos que deben ejecutarse en microprocesador. Un intérprete analiza una tabla de datos estructurados y almacenados en memoria del tipo no volátil (ROM) que permite cambios en la programación del funcionamiento del sistema cambiando sólo una tabla de eventos. Permite una reprogramación del sistema a controlar en fracciones de segundos. Las denominadas acciones iniciales y finales asociadas a estos eventos deben ser de corta duración en relación al denominado “tick” de interrupciones. Con aproximadamente 300 bytes de memoria de programa de un microprocesador típico es posible implementar esta técnica propuesta. La cantidad de memoria volátil (RAM) necesaria depende de la cantidad de eventos a procesar en paralelo del sistema físico propuesto.es_AR
dc.formatapplication/pdf
dc.format.extent168.8 KB
dc.language.isospaes_AR
dc.publisherUniversidad Nacional de Misiones. Facultad de ingenieríaes_AR
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rights.urihttp://creativecommons.org/licenses/by-sa/4.0/
dc.subjectEventoes_AR
dc.subjectIntérpretees_AR
dc.subjectMicroprocesadores_AR
dc.subjectReprogramaciónes_AR
dc.subjectEficienciaes_AR
dc.titleTransformando un microprocesador simple en una máquina de procesamiento de eventos simultáneos organizados por tablaes_AR
dc.typeinfo:eu-repo/semantics/article
dc.typeinfo:ar-repo/semantics/artículo
dc.typeinfo:eu-repo/semantics/acceptedVersion


Files in this item

Thumbnail
Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record

info:eu-repo/semantics/openAccess
Except where otherwise noted, this item's license is described as info:eu-repo/semantics/openAccess